## UNIVERSIDADE FEDERAL DA PARAÍBA

CENTRO DE INFORMÁTICA - CI GRADUAÇÃO EM ENGENHARIA DE COMPUTAÇÃO

# RELATÓRIO FINAL - INTRODUÇÃO À MICROELETRÔNICA

LAURA LETÍCIA ARAÚJO OLIVEIRA CAMPOS

PROFESSOR: DR. ANTÔNIO CARLOS CAVALCANTI

João Pessoa – PB Março/2020

# LISTA DE FIGURAS

| 1.1  | Diagrama lógico do ADDAC                     | 3  |
|------|----------------------------------------------|----|
| 1.2  | Simulação do ASIMUT para o ADDAC sem atraso  | 7  |
| 1.3  | Simulação gráfica do circuito (.pat)         | 7  |
| 1.4  | Simulação do PROOF para o circuito           | 8  |
| 1.5  | Simulação do BOOG para o ADDAC sem atraso    | 8  |
| 1.6  | Esquemático do circuito                      | 9  |
| 1.7  | Simulação do ASIMUT para o ADDAC com atraso  | 10 |
| 1.8  | Simulação do LOON para o ADDAC com atraso    | 10 |
| 1.9  | Esquemático do circuito otimizado            | 11 |
| 1.10 | Somador com acumulador de 4 bits posicionado | 12 |
| 1.11 | Somador com acumulador de 4 bits roteado     | 12 |
| 1.12 | Simulação do LVX                             | 13 |
| 1.13 | Esquemático do chip do ADDAC                 | 14 |
| 1 14 | Chin do ADDAC finalizado                     | 15 |

# **SUMÁRIO**

| 1  | CON                    | ÇÃO TOP-DOWN DE UM SOMADOR ACUMULADOR DE 4 BI | R DE 4 BITS:                           |    |    |  |
|----|------------------------|-----------------------------------------------|----------------------------------------|----|----|--|
|    | DO                     | MODE                                          | ELO EM "C"AO LAYOUT DO CHIP EM SILÍCIO |    | 3  |  |
|    | 1.1                    | Introdu                                       | lução                                  |    | 3  |  |
|    |                        | 1.1.1                                         | ADDAC                                  |    | 3  |  |
|    |                        | 1.1.2                                         | Objetivos                              |    | 4  |  |
|    | 1.2                    | Metod                                         | dologia                                |    | 4  |  |
|    |                        | 1.2.1                                         | Graal                                  |    | 4  |  |
|    |                        | 1.2.2                                         | Genlib                                 |    | 4  |  |
|    |                        | 1.2.3                                         | Genpat                                 |    | 5  |  |
|    |                        | 1.2.4                                         | Ferramentas                            |    | 5  |  |
|    | 1.3 Geração Procedural |                                               |                                        | 6  |    |  |
|    | 1.4 Makefile           |                                               |                                        | 14 |    |  |
|    | 1.5                    | Consid                                        | derações Finais                        |    | 15 |  |
| ŖΙ | EFER                   | ÊNCIA                                         | A S                                    |    | 16 |  |

# Capítulo 1

# CONCEPÇÃO TOP-DOWN DE UM SOMADOR ACUMULADOR DE 4 BITS: DO MODELO EM "C"AO LAYOUT DO CHIP EM SILÍCIO

#### 1.1 Introdução

#### **1.1.1 ADDAC**

O circuito ADDAC, relatado no presente relatório, representa um somador acumulador de 4 bits. Para efetuar uma análise do sistema, é necessária a criação de um modelo de ouro (Golden Model), para analisar as possíveis situações de entrada e definir como o circuito deve se comportar. O diagrama do circuito pode ser visualizado na Figura 1.1.



Figura 1.1: Diagrama lógico do ADDAC

1.2 Metodologia 4

Após a criação do diagrama foi possível construir uma tabela verdade para descrever o comportamento do circuito. A análise das linhas permite observar que se trata de um circuito sequencial, ou seja, mudando a entrada a qualquer momento, a saída deve ter uma resposta, independemente do pulso de *clock*. A Tabela 1 expressa a funcionalidade do circuito.

Tabela 1.1: Tabela verdade do ADDAC

| Sel 0 | Sel 1 | Resposta         |
|-------|-------|------------------|
| 0     | 0     | S recebe A       |
| 0     | 1     | S recebe A + ACC |
| 1     | 0     | S recebe !A      |
| 1     | 1     | S recebe ACC - A |

#### 1.1.2 Objetivos

Este trabalho tem como objetivo projetar o *layout* de um chip de um somador acumulador de 4 bits, fazendo uso da ferramenta Genlib para declarar, em linguagem C, a conectividade das *standard cells* selecionadas. Também visa criar um modelo comportamental desse bloco em linguagem de descrição de *hardware* em alto nível, assim como realizar a conversão da descrição funcional em descrição comportamental em nível RTL (*Register Transfer Level*) através da ferramenta VASY.

#### 1.2 Metodologia

#### 1.2.1 Graal

Para a realização de grande parte das atividades do presente relatório, utilizou-se a ferramenta gratuita para edição de layouts, Graal. O funcionamento da plataforma é baseado em um conjunto de ferramentas CAD e bibliotecas portáteis para Very-Large-Scale-Integration (VLSI), o que inclui a biblioteca CMOS. O programa efetua a leitura de arquivos do tipo .ap e já possui, internamente, recursos para a verificação de erros, representados pelo comando Druc. Esta ferramenta foi utilizada a partir de um terminal do sistema operacional Linux.

#### **1.2.2** Genlib

A biblioteca Genlib caracteriza um conjunto de funções em C que permite a criação de objetos e utilização de objetos do VLSI. Essa linguagem, permite a descrição dos netlists, assim

1.2 Metodologia 5

como a visualização dos layouts. Para uso da biblioteca, basta incluir o comando "genlib.h" no código em C.

#### **1.2.3 Genpat**

A biblioteca Genpat caracteriza um conjunto de funções em C que permite a descrição procedural dos arquivos de entrada padrão para o simulador lógico ASIMUT. Essa linguagem, Para uso da biblioteca, basta incluir o comando "genpat.h" no código em C.

#### 1.2.4 Ferramentas

Além das bibliotecas descritas anteriormente, foi utilizado um conjunto de ferramentas pertencentes ao *Alliance CAD System*, desenvolvido pela Universidade Pierre et Marie Curie, em Paris, França. As funções utilizadas são descritas a seguir.

- VASY: é um analizador hierárquico de VHDL (Very High Speed Integrated Circuits Hardware Description Language) para síntese. Realiza uma análise semântica de um descritor VHDL RTL no nome do arquivo e identifica com precisão todos os elementos de memória e buffers tristate.
- ASIMUT: é uma ferramenta lógica para simulação de descrições de hardware. Compila
  e carrega uma descrição de hardware completa escrita em VHDL, que pode ser estrutural
  ou comportamental.
- BOOM: é utilizado para o primeiro passo do processo de síntese. Otimiza a descrição comportamental utilizando a representação das funções lógicas através de um diagrama de decisão binária ordenado.
- 4. PROOF: é feito para "rodar"uma descrição de fluxo de dados. Também utiliza uma representação das funções lógicas através de um diagrama de decisão binária ordenado que permite provar facilmente a equivalência entre duas descrições comportamentais.
- BOOG: é um mapeador de uma descrição comportamental para uma biblioteca predefinida de standard cells, como a SXLIB.
- 6. XSCH: é um visualizador gráfico dos esquemáticos gerados.
- LOON: é uma ferramenta de CAD que permite remover problemas de fanout dentro de uma netlist e também otimizar o atraso. A netlist pode ser hierárquica e achatada, se necessário.

- 8. OCP: é uma ferramenta de posicionamento automático para standard cells.
- NERO: é um roteador simples para pequenos designs acadêmicos. Utiliza o layout do GRAAL.
- COUGAR: é um extrator hierárquico de *layout*. Constrói a *netlist* de interconexões de uma visão simbólica do *layout*.
- 11. LVX: compara duas *netlists* no nível de porta ou de bloco. O objetivo é comparar a especificação de uma *netlist* com a *netlist* física obtida através do extrator COUGAR.
- 12. RING: define as posições as quais se deseja aplicar aos *pads* do circuito.
- 13. X2Y: é um conversor de formato da *netlist*.

#### 1.3 Geração Procedural

Inicialmente, foi criado um arquivo .C com a descrição comportamental de um somador acumulador de 4 bits sem atraso, utilizando a formatação da biblioteca GENPAT. Após compilado, foi realizada uma concepção *top-down* do circuito até o nível RTL, seguida da descrição VHDL em alto nível, através da ferramenta VASY. Ainda foi utilizada a ferramenta ASIMUT para a detecção de possíveis erros, como ilustra a Figura 1.2, e o comando XPAT para visualizar a simulação gráfica do circuito, como ilustrado na Figura 1.3. As fases citadas foram obtidas a partir dos comandos a seguir.

- 1. alliance-genpat adac\_sem\_atraso
- 2. vasy -a -I vhd adac adac\_vasy
- 3. asimut -b adac\_vasy adac\_sem\_atraso adac\_vasy\_res
- 4. xpat -l adac\_vasy\_res

Em seguida, foi realizada uma otimização do circuito, através da ferramenta BOOM e uma posterior detecção de erros utilizando o ASIMUT. Ainda foi utilizado o comando "export", para obter a *netlist* de visualização do arquivo, e as ferramentas PROOF e BOOG, para realizar uma prova formal entre as duas descrições comportamentais do VHDL e mapear as células padrão do circuito, presentes na biblioteca SXLIB, respectivamente. Os comandos descritos são enumerados a seguir.



Figura 1.2: Simulação do ASIMUT para o ADDAC sem atraso



Figura 1.3: Simulação gráfica do circuito (.pat)

- 1. boom -1 3 -d 50% -i 100 adac\_vasy\_adac\_vasy\_boom\_3\_50\_100
- 2. asimut adac vasy boom 3 50 100 adac sem atraso adac vasy boom 3 50 100 res
- 3. proof -a -d adac\_vasy\_adac\_vasy\_boom\_3\_50\_100
- 4. export MBK\_OUT\_LO=vst
- 5. boog adac\_vasy\_boom\_3\_50\_100 adac\_vasy\_boom\_3\_50\_100\_boog\_2

As figuras 1.3 e 1.4 dizem respeito aos resultados dos comandos PROOF e BOOG, respectivamente. A primeira obtem a prova formal de que a ferramenta BOOM não alterou logicamente a descrição RTL e a segunda aponta para parâmetros importantes para a otimização do circuito, como a sua área equivalente, identificada como 92000λ.

Posteriormente, foi utilizada a ferramenta XSCH para visualizar o esquemático do ADDAC desenvolvido até o momento. Na figura 1.6, que ilustra o resultado do comando, as linhas vermelhas indicam o caminho crítico, ou seja, o caminho mais longo entre as entradas e a saída.

Figura 1.4: Simulação do PROOF para o circuito

```
Quick estimated area (with over-cell routing)...92000 lambda
Details...

xr2_x1: 13
    inv_x2: 7
    buf_x2: 4
    sff1_x4: 4
    na2_x1: 2
    no2_x1: 2
    oa2a022_x2: 2
    oa2a022_x2: 2
    mx3_x2: 2
    na02022_x1: 2
    a2_x2: 2
    oa2x2: 2
    roa2x2_x1: 1
    oa2x_x2: 2
    noa2x_x2: 1
    ino3_x1: 1
    a3_x2: 1
    an12_x1: 1
    Total: 49
Saving critical path in xsch color file 'adac_vasy_boom_3_50_100_boog_2.xsc'...

magic@duza-pies:~/Desktop/ADAC_NOVO_2$
```

Figura 1.5: Simulação do BOOG para o ADDAC sem atraso

Ainda foram executadas duas vezes o comando referente à ferramenta ASIMUT, para simulação da *netlist* com zero *delay* e com o atraso em cada porta lógica. Os comandos são listados abaixo.

- 1. xsch -l adac\_vasy\_boom\_3\_50\_100\_boog\_2
- 2. asimut -zd adac\_vasy\_boom\_3\_50\_100\_boog\_2 adac\_sem\_atraso adac\_vasy\_boom\_3\_50\_100\_boog\_2\_res
- 3. asimut adac\_vasy\_boom\_3\_50\_100\_boog\_2 adac\_sem\_atraso adac\_vasy\_boom\_3\_50\_100\_boog\_2\_res

A etapa seguinte teve como ponto de partida a criação de um arquivo .C para um somador acumulador de 4 bits com atraso, a partir da edição do código anterior. Foi adicionado um *delay* de 13000 entre os comandos AFFECT para entrada e saída. Também foi utilizada ferramenta ASIMUT para a detecção de erros do novo circuito, agora com o atraso adicionado, como é ilustrado na Figura 1.7.

1. alliance-genpat adac\_com\_atraso



Figura 1.6: Esquemático do circuito

2. asimut adac\_vasy\_boom\_3\_50\_100\_boog\_2 adac\_sem\_atraso\_13000 adac\_vasy\_boom\_3\_50\_100\_boog\_2\_13000\_res

Após isso, foi utilizada a ferramenta LOON para realizar uma análise do caminho feito pela solução anterior do XSCH e propor uma versão otimizada. Foram utilizadas as ferramentas XSCH, para ilustrar graficamente o novo esquemático do circuito, e ASIMUT, para a detecção de erros. A otimização realizada pela ferramenta LOON e o esquemático gerado, podem ser vistos nas Figuras 1.8 e 1.9, respectivamente.

- 1. loon -m 4 adac\_vasy\_boom\_3\_50\_100\_boog\_2 adac\_vasy\_boom\_3\_50\_100\_boog\_2\_loon\_4
- 2. xsch -l adac\_vasy\_boom\_3\_50\_100\_boog\_2\_loon\_4
- 3. asimut adac\_vasy\_boom\_3\_50\_100\_boog\_2\_loon\_4 adac\_com\_atraso\_13000 adac\_vasy\_boom\_3\_50\_100\_boog\_2\_loon\_4\_13000\_res

```
processing pattern 233
processing pattern 234
                        : 3042000 ps
                          3068000 ps
processing pattern 236
processing pattern 237
processing pattern 239 :
processing pattern 240 :
                          3120000 ps
processing pattern 241 : 3133000 ps
processing pattern 242 : 3146000 ps
processing pattern 243 : 3159000 ps
processing pattern 244
                          3172000 ps
processing pattern 245
processing pattern 246
                                          -###
processing pattern 247
                          3211000 ps
                                          -###
processing pattern 248 :
                         3224000 ps
processing pattern 249 : 3237000 ps
                                          -###
processing pattern 250 : 3250000 ps
                         3263000 ps
processing pattern
                          3276000
                          3289000 ps
processing pattern
processing pattern
processing
```

Figura 1.7: Simulação do ASIMUT para o ADDAC com atraso

```
inv_x2: 7 (5%)
sff1_x4: 4 (18%)
na2_x1: 2 (2%)
no2_x1: 2 (2%)
oa2aa222_x2: 2 (5%)
oa2aa222_x2: 2 (4%)
mx3_x2: 2 (6%)
nao2ab22_x1: 2 (3%)
a2_x2: 2 (2%)
ob_x2: 2 (2%)
ob_x2: 1 (1%)
noa22_x1: 1 (1%)
oa22_x2: 1 (1%)
no3_x1: 1 (1%)
a3_x2: 1 (1%)
a12_x1: 1 (1%)
Total: 53
Critical path (no warranty)...4049 ps from 'acumulador 0' to 's 3'
Saving file 'adac_vasy_boom_3_50_100_boog_2_loon_4.vst'...
Saving critical path in xsch color file 'adac_vasy_boom_3_50_100_boog_2_loon_4.x
ec'...
End of loon...
```

Figura 1.8: Simulação do LOON para o ADDAC com atraso

Em seguida, foram utilizadas as ferramentas OCP e NERO para realizar o posicionamento das *standard cells* do núcleo (core) e o seu roteamento, respectivamente, como ilustrado nas Figuras 1.10 e 1.11. Os comandos necessários são listados a seguir.

- 1. cp adac\_vasy\_boom\_3\_50\_100\_boog\_2\_loon\_4.vst adac\_core.vst
- 2. alliance-ocp -rows 6 -ioc adac adac\_core adac\_core\_posicionado
- 3. graal -l 'adac\_core\_posicionado'
- 4. nero -p adac\_core\_posicionado adac\_core adac\_core\_roteado
- 5. graal -l 'adac\_core\_roteado'



Figura 1.9: Esquemático do circuito otimizado

Seguidamemnte, foi utilizada a ferramenta COUGAR para realizar a extração da *netlist* de interconexões, através da estrutura de dados MBK. Também foi utilizada a ferramenta LVX para realizar o posicionamento e roteamento através da comparação das *netlists*, como mostrado na Figura 1.12, e, em seguida, a ferramenta ASIMUT para a verificação do funcionamento correto da descrição comportamental para a versão *al* simulada.

- 1. export MBK\_OUT\_LO=al
- 2. cougar adac\_core\_roteado adac\_core\_roteado\_extra
- 3. lvx al vst adac\_core\_roteado\_extra adac\_core
- 4. export MBK\_IN\_LO=al
- 5. asimut adac\_core\_roteado\_extra adac\_com\_atraso\_13000 adac\_core\_roteado\_extra\_13000\_res



Figura 1.10: Somador com acumulador de 4 bits posicionado



Figura 1.11: Somador com acumulador de 4 bits roteado

Após a realização dos comandos descritos anteriormente, está finalizado o projeto do núcleo roteado. Para dar prosseguimento, será feita a extração das *netlists* no formato .vst, através da

Figura 1.12: Simulação do LVX

estrutura MBK e a geração do esquemático do circuito através da ferramenta XSCH, que pode ser visto na Figura 1.13. Também será realizada uma simulação através da ferramenta ASIMUT.

- 1. export MBK\_IN\_LO=vst
- 2. export MBK\_OUT\_LO=vst
- 3. genlib adac\_chip
- 4. xsch -l adac\_chip
- 5. asimut adac\_chip adac\_com\_atraso\_13000 adac\_chip\_res\_13000

Por fim, são utilizadas as ferramenta RING, para a criação automática do *layout* com *cores* e *pads*, como mostrado da figura 1.14, e X2Y, para a conversão de tipos diferentes de arquivos para o mesmo tipo de objetos. Ainda foi realizada uma simulação com a ferramenta ASIMUT para a certificação de que o projeto do chip foi concluído com êxito. A seguir são enumerados os comandos finais.

- 1. ring adac\_chip adac\_chip
- 2. graal -l 'adac\_chip'
- 3. export MBK\_OUT\_LO=al

1.4 Makefile 14



Figura 1.13: Esquemático do chip do ADDAC

- 4. cougar adac\_chip\_ex
- 5. lvx al vst adac\_chip\_ex adac\_chip
- 6. export MBK\_OUT\_LO=al
- 7. x2y vst al adac\_core adac\_core
- 8. asimut adac\_chip\_ex adac\_com\_atraso\_13000 adac\_chip\_res\_13000

#### 1.4 Makefile

Após a confecção do *layout* do chip do somador acumulador de 4 bits, foi criado um arquivo *makefile* para automatizar o processo de construção de aplicações chamando o compilador e executando testes. O arquivo é um mapa do projeto indicando todos arquivos que estão envolvidos e como eles devem ser compilados. O código *make*, assim como todos os arquivos gerados pelas ferramentas do *Alliance CAD System*, encontra-se em anexo.



Figura 1.14: Chip do ADDAC finalizado

## 1.5 Considerações Finais

Diante do exposto, pode-se concluir que o *layout* do chip confeccionado ficou de acordo com as especificações de funcionalidade descritas no diagrama do projeto, sem a presença de erros, como foi afirmado através da última execução da ferramenta ASIMUT. Por fim, a atividade colaborou para ampliar os conhecimentos sobre microeletrônica e fixar os conceitos aprendidos ao longo da disciplina.

# REFERÊNCIAS

GUIA ADAC. Disponível em: <a href="https://sigaa.ufpb.br/sigaa/portais/discente/beta/discente.jsf">https://sigaa.ufpb.br/sigaa/portais/discente/beta/discente.jsf</a>>. Acesso em 29 mar. 2020.